BESIII触发系统径迹计数插件的设计与实现
文献类型:期刊论文
作者 | 李陆![]() ![]() ![]() ![]() ![]() |
刊名 | 核电子学与探测技术
![]() |
出版日期 | 2008 |
期号 | 1页码:17-22 |
关键词 | 触发 BESIII 流水线 CBLT FPGA 在线加载 |
其他题名 | The design of MDC Track Counting module in BESIII TRIGGER system |
通讯作者 | 李陆 |
中文摘要 | 本文介绍BESIII触发系统径迹计数插件的设计与实现。该插件实现128通道的径迹计数功能,并输出触发条件;插件支持VME总线的读写操作和CBLT在线数据读出;所有功能在FPGA中实现,并以流水线工作方式工作。具备通过VME总线在线加载FPGA的功能。经过测试,插件达到了预期的设计目标,并已应用到BESIII工程MDC宇宙线实验中。 |
公开日期 | 2016-02-26 |
源URL | [http://ir.ihep.ac.cn/handle/311005/219190] ![]() |
专题 | 高能物理研究所_实验物理中心 高能物理研究所_粒子天体物理中心 高能物理研究所_核技术应用研究中心 |
推荐引用方式 GB/T 7714 | 李陆,徐昊,刘振安,等. BESIII触发系统径迹计数插件的设计与实现[J]. 核电子学与探测技术,2008(1):17-22. |
APA | 李陆,徐昊,刘振安,赵棣新,魏书军,&赵京伟.(2008).BESIII触发系统径迹计数插件的设计与实现.核电子学与探测技术(1),17-22. |
MLA | 李陆,et al."BESIII触发系统径迹计数插件的设计与实现".核电子学与探测技术 .1(2008):17-22. |
入库方式: OAI收割
来源:高能物理研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。