中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
VME总线在线从串模式”配置FPGA的设计与实现

文献类型:期刊论文

作者魏书军; 刘振安; 赵棣新; 过雅南
刊名核电子学与探测技术
出版日期2007
期号5页码:852-856
关键词从串模式 FPGA FlashMemory CPLD
其他题名The Design and Implementation of VME-based FPGA on- line configuration in Slave Serial Mode
通讯作者魏书军
中文摘要本文介绍了在线配置FPGA硬件设计及工作原理。所设计的系统可以使FPGA的配置数据通过VME总线写入到一片Flash Memory中,并在加电时或使用命令的方式通过Flash Memory来配置FPGA。另外,FPGA的配置数据还可以直接保存在PC机终端上,而不是Flash Memory中,在需要时,通过VME总线直接将配置数据配置给FPGA。
公开日期2016-02-26
源URL[http://ir.ihep.ac.cn/handle/311005/219568]  
专题高能物理研究所_实验物理中心
高能物理研究所_核技术应用研究中心
推荐引用方式
GB/T 7714
魏书军,刘振安,赵棣新,等. VME总线在线从串模式”配置FPGA的设计与实现[J]. 核电子学与探测技术,2007(5):852-856.
APA 魏书军,刘振安,赵棣新,&过雅南.(2007).VME总线在线从串模式”配置FPGA的设计与实现.核电子学与探测技术(5),852-856.
MLA 魏书军,et al."VME总线在线从串模式”配置FPGA的设计与实现".核电子学与探测技术 .5(2007):852-856.

入库方式: OAI收割

来源:高能物理研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。