中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
一种高速、高精度全差分采样保持电路的ASIC设计

文献类型:期刊论文

作者魏微; 陆卫国; 郭海东; 王铮; 赵京伟
刊名核电子学与探测技术
出版日期2012
期号8页码:893-899
关键词采样保持 专用集成电路 逐次逼近 模散转换电路
其他题名An ASIC Design of a High Speed,High Accuracy Sample - and - hold Circuit
通讯作者魏微
中文摘要为了实现新型密集型阵列探测器信号的高速、高密度读出,必须采用专用集成电路技术,利用模数变换器将物理量变换为数字信号后进行串行输出。采样保持电路是模数变换器中的关键单元,决定了整个模数变换过程的性能。论文在国内高能物理领域,首次利用专用集成电路技术,设计实现了一种用于10位、3.3 Msps采样率的逐次逼近ADC的全差分采样保持电路并成功流片。实测结果表明,该设计分别实现了48 dB的SNDR和78 dB的SFDR,达到了预期的设计指标,实现了较高的性能。
公开日期2016-02-26
源URL[http://ir.ihep.ac.cn/handle/311005/220320]  
专题高能物理研究所_实验物理中心
推荐引用方式
GB/T 7714
魏微,陆卫国,郭海东,等. 一种高速、高精度全差分采样保持电路的ASIC设计[J]. 核电子学与探测技术,2012(8):893-899.
APA 魏微,陆卫国,郭海东,王铮,&赵京伟.(2012).一种高速、高精度全差分采样保持电路的ASIC设计.核电子学与探测技术(8),893-899.
MLA 魏微,et al."一种高速、高精度全差分采样保持电路的ASIC设计".核电子学与探测技术 .8(2012):893-899.

入库方式: OAI收割

来源:高能物理研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。