中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
基于FPGA的SATA Ⅱ主机端IP核设计

文献类型:期刊论文

作者朱佳齐; 陈泉根; 吴威; 许晏
刊名计算机测量与控制
出版日期2013
卷号21期号:11页码:3047-3049+3052
关键词SATA Ⅱ FPGA IP 硬件描述语言
通讯作者朱佳齐
中文摘要按照SATAⅡ协议标准,基于Xilinx FPGA完成主机端IP核的设计;采用硬件描述语言对要实现的电路进行描述,主要完成主机端物理层、链路层和传输层的设计;设计的SATAⅡ主机控制器IP核具有较高的集成度、较低的成本以及使用方便等优点;在对各模块设计过程中,采用的功能仿真工具为Modelsim,以确保每个模块功能的正确性。功能仿真通过后使用在线逻辑分析仪Chipscope对设计进行在线调试;通过下载调试,设计的IP核正确运行,满足SATA协议规范要求。
语种中文
源URL[http://ir.ioe.ac.cn/handle/181551/4425]  
专题光电技术研究所_光电探测技术研究室(三室)
作者单位1.中国工程物理研究院电子工程研究所
2.中国工程物理研究院计算机应用研究所
3.中国科学院光电技术研究所
推荐引用方式
GB/T 7714
朱佳齐,陈泉根,吴威,等. 基于FPGA的SATA Ⅱ主机端IP核设计[J]. 计算机测量与控制,2013,21(11):3047-3049+3052.
APA 朱佳齐,陈泉根,吴威,&许晏.(2013).基于FPGA的SATA Ⅱ主机端IP核设计.计算机测量与控制,21(11),3047-3049+3052.
MLA 朱佳齐,et al."基于FPGA的SATA Ⅱ主机端IP核设计".计算机测量与控制 21.11(2013):3047-3049+3052.

入库方式: OAI收割

来源:光电技术研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。