TM S320C 6678多核DSP并行访问存储器性能的研究
文献类型:期刊论文
作者 | 周佩; 周维超; 王凯凯 |
刊名 | 微型机与应用
![]() |
出版日期 | 2014 |
卷号 | 33期号:13页码:20-24 |
关键词 | 多核DSP 存储器性能 TMS320C6678 |
通讯作者 | 周佩 |
中文摘要 | 为充分挖掘多核DSP能力,结合TI的TMS320C6678 DSP的存储器架构,分析了各个关键节点的理论数据传输带宽,展开了对多核DSP主设备(CPU内核、EDMA控制器)并行访问存储器(共享SL2、外部DDR3)的性能研究,并采用数据拷贝测试实验进行验证,最后讨论了影响带宽的因素,对多核软件设计具有一定的指导意义。 |
语种 | 中文 |
源URL | [http://ir.ioe.ac.cn/handle/181551/4442] ![]() |
专题 | 光电技术研究所_光电探测技术研究室(三室) |
作者单位 | 1.中国科学院光电技术研究所 2.中国科学院大学 |
推荐引用方式 GB/T 7714 | 周佩,周维超,王凯凯. TM S320C 6678多核DSP并行访问存储器性能的研究[J]. 微型机与应用,2014,33(13):20-24. |
APA | 周佩,周维超,&王凯凯.(2014).TM S320C 6678多核DSP并行访问存储器性能的研究.微型机与应用,33(13),20-24. |
MLA | 周佩,et al."TM S320C 6678多核DSP并行访问存储器性能的研究".微型机与应用 33.13(2014):20-24. |
入库方式: OAI收割
来源:光电技术研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。