中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
基于改进型选择进位加法器的32位浮点乘法器设计

文献类型:期刊论文

作者刘容; 赵洪深; 李晓今
刊名现代电子技术
出版日期2013
卷号36期号:16页码:133-136
关键词修正Booth算法 Wallace树结构 选择进位加法器 浮点乘法器
通讯作者刘容
中文摘要在修正型Booth算法和Wallace树结构以及选择进位加法器的基础上,提出了一种新型32位单精度浮点乘法器结构。该新型结构通过截断选择进位加法器进位链,缩短了关键路径延时。传统选择进位加法器每一级加法器的进位选择来自上级的进位输出。提出的结构可以提前计算出尾数第16位的结果,它与Wallace树输出的相关位比较就可得出来自前一位的进位情况进而快速得到进位选择。在Altera的EP2C70F896C6器件上,基于该结构实现了一个支持IEEE754浮点标准的4级流水线浮点乘法器,时序仿真表明,该方法将传统浮点乘法器结构关键路径延时由6.4 ns减小到5.9 ns。
语种中文
源URL[http://ir.ioe.ac.cn/handle/181551/7014]  
专题光电技术研究所_先光中心
作者单位1.中国科学院光电技术研究所
2.中国科学院
推荐引用方式
GB/T 7714
刘容,赵洪深,李晓今. 基于改进型选择进位加法器的32位浮点乘法器设计[J]. 现代电子技术,2013,36(16):133-136.
APA 刘容,赵洪深,&李晓今.(2013).基于改进型选择进位加法器的32位浮点乘法器设计.现代电子技术,36(16),133-136.
MLA 刘容,et al."基于改进型选择进位加法器的32位浮点乘法器设计".现代电子技术 36.16(2013):133-136.

入库方式: OAI收割

来源:光电技术研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。