一种编码器实时读出电路设计及处理方法
文献类型:期刊论文
作者 | 岳振 ; 顾海峰 ; 李范鸣 |
刊名 | 科学技术工程
![]() |
出版日期 | 2013-01-01 |
卷号 | 13期号:20 |
关键词 | FPGA 编码器 液晶显示屏驱动 Verilog |
中文摘要 | 设计一个编码器实时读出系统。采用FPGA作为处理器对增量式编码器和绝对值编码器进行读值,然后将从编码器读入的数据信息转化为角度值,最后驱动液晶显示模块进行实时读出角度值。硬件部分主要包括一块FPGA控制器、两种编码器接入模块、一个LCD模块,以及外围配置电路。软件部分主要包括编码器数字信号接收、数据处理、LCD驱动显示。电路板可用于检验实验室采购的编码器,保障生产任务按时完成;也可以置于各种平台之上,用于实时显示方位角度值。 |
学科主题 | 红外系统与元部件 |
公开日期 | 2014-11-05 |
源URL | [http://202.127.1.142/handle/181331/7556] ![]() |
专题 | 上海技术物理研究所_上海技物所 |
推荐引用方式 GB/T 7714 | 岳振,顾海峰,李范鸣. 一种编码器实时读出电路设计及处理方法[J]. 科学技术工程,2013,13(20). |
APA | 岳振,顾海峰,&李范鸣.(2013).一种编码器实时读出电路设计及处理方法.科学技术工程,13(20). |
MLA | 岳振,et al."一种编码器实时读出电路设计及处理方法".科学技术工程 13.20(2013). |
入库方式: OAI收割
来源:上海技术物理研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。