基于FPGA的小数分频法的研究与设计
文献类型:会议论文
作者 | 常兴旺 ; 李孝辉 ; 王玉兰 ; 蔡成林 |
出版日期 | 2009 |
会议名称 | 第十九届测控、计量、仪器仪表学术年会 |
会议日期 | 2009 |
会议地点 | 中国广西桂林 |
关键词 | FPGA 仿真 分频器 Verilog-HDL|Abstract 在数字逻辑电路设计中 分频器是一种基本电路。本文提出了一种分频系数为小数的分频器设计的方法 利用Verilog编程 在Xilinx7.1i平台上实现综合和仿真 并在开发板上得以实现。 |
页码 | 253-254-255 |
中文摘要 | 在数字逻辑电路设计中,分频器是一种基本电路。本文提出了一种分频系数为小数的分频器设计的方法,利用Verilog编程,在Xilinx7.1i平台上实现综合和仿真,并在开发板上得以实现。 |
收录类别 | CNKI |
会议主办者 | 中国电子学会 |
会议录 | 第十九届测控、计量、仪器仪表学术年会(MCMI’2009)论文集
![]() |
语种 | 中文 |
源URL | [http://210.72.145.45/handle/361003/4905] ![]() |
专题 | 国家授时中心_时间频率测量与控制研究室 |
推荐引用方式 GB/T 7714 | 常兴旺,李孝辉,王玉兰,等. 基于FPGA的小数分频法的研究与设计[C]. 见:第十九届测控、计量、仪器仪表学术年会. 中国广西桂林. 2009. |
入库方式: OAI收割
来源:国家授时中心
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。