中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
高速图像压缩系统中DDR3控制器的实现

文献类型:期刊论文

作者陈占良; 金龙旭; 陶宏江; 韩双丽
刊名电光与控制
出版日期2016
期号8页码:85-88
关键词图像处理 数据存储 图像压缩系统 FPGA DDR3控制器
中文摘要数字遥感图像具有数据量大、实时处理等特点,为了满足实时图像处理系统对大容量和高带宽存储系统的需求,利用spartan6系列FPGA内嵌的DDR3控制器IP核实现对DDR3存储器的读写操作,把DDR3存储器复杂的读写时序操作简化为简单的用户接口。通过介绍DDR3存储器的特点和DDR3控制器的工作原理,并对生成的DDR3控制器进行硬件测试,证明了该控制器性能稳定;通过配置参数和接口设计把该控制器成功地应用到实时图像压缩系统中,该DDR3控制器的简单接口和灵活配置,以及DDR3存储器高带宽、大容量的特点,使DDR3存储器得到了广泛的应用。
语种中文
源URL[http://ir.ciomp.ac.cn/handle/181722/57623]  
专题长春光学精密机械与物理研究所_中科院长春光机所知识产出
推荐引用方式
GB/T 7714
陈占良,金龙旭,陶宏江,等. 高速图像压缩系统中DDR3控制器的实现[J]. 电光与控制,2016(8):85-88.
APA 陈占良,金龙旭,陶宏江,&韩双丽.(2016).高速图像压缩系统中DDR3控制器的实现.电光与控制(8),85-88.
MLA 陈占良,et al."高速图像压缩系统中DDR3控制器的实现".电光与控制 .8(2016):85-88.

入库方式: OAI收割

来源:长春光学精密机械与物理研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。