基于FPGA的四口RAM设计与实现
文献类型:期刊论文
作者 | 吕波; 张涌; 黄侃; 石永彪 |
刊名 | 仪表技术与传感器
![]() |
出版日期 | 2017 |
期号 | 1页码:34-37 |
关键词 | FPGA 四口RAM FIFO 双口RAM 有限状态机 并行系统 |
DOI | 10.3969/j.issn.1002-1841.2017.01.010 |
英文摘要 | 为了满足并行系统能够高效进行大量数据传输和交换的实时性要求,设计并实现了基于FPGA的四口RAM.四口RAM由1个双口RAM模块、4个缓存模块和2个控制模块构成.双口RAM作为四口RAM的存储实体.缓存模块是外部多处理器与双口RAM之间接口数据缓冲,由3个FIFO构成,分别缓存外部多处理器的读写命令、地址和数据.控制模块由有限状态机实现,通过分时读取4个缓存模块,完成对双口RAM的读写操作,实现四口RAM功能.软件测试和具体项目的应用表明,系统功能正常,此方法具有可行性和有效性. |
源URL | [http://202.127.2.71:8080/handle/181331/12153] ![]() |
专题 | 上海技术物理研究所_上海技物所 |
作者单位 | 中国科学院上海技术物理研究所 |
推荐引用方式 GB/T 7714 | 吕波,张涌,黄侃,等. 基于FPGA的四口RAM设计与实现[J]. 仪表技术与传感器,2017(1):34-37. |
APA | 吕波,张涌,黄侃,&石永彪.(2017).基于FPGA的四口RAM设计与实现.仪表技术与传感器(1),34-37. |
MLA | 吕波,et al."基于FPGA的四口RAM设计与实现".仪表技术与传感器 .1(2017):34-37. |
入库方式: OAI收割
来源:上海技术物理研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。