中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
基于Verilog HDL的一种绝对值编码器实时读出算法

文献类型:期刊论文

作者岳振; 顾海峰; 李范鸣
刊名微型机及应用
出版日期2013
卷号32期号:3
关键词线性变换 编码器 液晶显示屏驱动 Verilog Hdl
英文摘要针对所设计的绝对值编码器读出电路板,用Verilog HDL设计了一种绝对值编码器实时读出程序。可以将编码器数据读入FPGA,并将编码器输出的普通二进制数据转换为角度值,最后驱动液晶显示屏实时读出角度值。经过测试,该程序能够稳定运行在电路板上,完全满足编码器数据在液晶显示屏上的实时读出。本程序基于模块化设计,易于移植。
学科主题红外系统与元部件
公开日期2014-11-05
源URL[http://202.127.1.142/handle/181331/7558]  
专题上海技术物理研究所_上海技物所
推荐引用方式
GB/T 7714
岳振,顾海峰,李范鸣. 基于Verilog HDL的一种绝对值编码器实时读出算法[J]. 微型机及应用,2013,32(3).
APA 岳振,顾海峰,&李范鸣.(2013).基于Verilog HDL的一种绝对值编码器实时读出算法.微型机及应用,32(3).
MLA 岳振,et al."基于Verilog HDL的一种绝对值编码器实时读出算法".微型机及应用 32.3(2013).

入库方式: OAI收割

来源:上海技术物理研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。