高性能处理器的差错校正技术
文献类型:期刊论文
作者 | 王 真; 员春欣; 江建慧 |
刊名 | 计算机研究与发展
![]() |
出版日期 | 2008 |
期号 | 第2期页码:358~366页 |
关键词 | 高性能处理器 差错校正 差错控制码 冗余 重构 |
英文摘要 | 随着芯片密度的不断增加和对可靠性要求的不断提高,高性能处理器的容错设计越来越受到关注.对近年来高性能处理器的差错校正技术进行了分析和比较,它们被分为时钟级差错恢复、指令级差错恢复、线程级差错恢复以及重构等4类,研究对象包括研究方案、原型和产品.研究结果表明,以片上多处理器和/或同时多线程为特征的高性能处理器除了沿用传统的容错技术之外,多以固有的、旨在为改善性能而重复设置的硬件资源为基础来设计容错机制和调度方案. |
语种 | 中文 |
公开日期 | 2010-10-12 |
源URL | [http://ictir.ict.ac.cn/handle/311040/568] ![]() |
专题 | 中国科学院计算技术研究所期刊论文_2008年中文 |
推荐引用方式 GB/T 7714 | 王 真,员春欣,江建慧. 高性能处理器的差错校正技术[J]. 计算机研究与发展,2008(第2期):358~366页. |
APA | 王 真,员春欣,&江建慧.(2008).高性能处理器的差错校正技术.计算机研究与发展(第2期),358~366页. |
MLA | 王 真,et al."高性能处理器的差错校正技术".计算机研究与发展 .第2期(2008):358~366页. |
入库方式: OAI收割
来源:计算技术研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。