嵌入式处理器中访存部件的低功耗设计研究
文献类型:期刊论文
作者 | 许彤; 唐志敏; 黄海林; 范东睿 |
刊名 | 计算机学报
![]() |
出版日期 | 2006 |
期号 | 第5期页码:815—821 |
关键词 | 访存部件 Tlb Cache 低功耗 龙芯1号 |
英文摘要 | 以“龙芯1号”处理器为研究对象,探讨了嵌入式处理器中访存部件的低功耗设计方法.通过对访存部件的结构、功耗以及关键路径进行分析,利用局部性原理,提出一种根据虚拟地址历史记录进行判断的方法,可以显著减少TLB和Cache对RAM块的访问次数,使得TLB部件功耗平均降低了28.1%,Cache部件功耗平均降低了54.3%,处理器总功耗平均降低了23.2%,而关键路径延时反而减少,处理器性能略有提高. |
语种 | 中文 |
公开日期 | 2010-10-22 |
源URL | [http://ictir.ict.ac.cn/handle/311040/778] ![]() |
专题 | 中国科学院计算技术研究所期刊论文_2006年中文 |
推荐引用方式 GB/T 7714 | 许彤,唐志敏,黄海林,等. 嵌入式处理器中访存部件的低功耗设计研究[J]. 计算机学报,2006(第5期):815—821. |
APA | 许彤,唐志敏,黄海林,&范东睿.(2006).嵌入式处理器中访存部件的低功耗设计研究.计算机学报(第5期),815—821. |
MLA | 许彤,et al."嵌入式处理器中访存部件的低功耗设计研究".计算机学报 .第5期(2006):815—821. |
入库方式: OAI收割
来源:计算技术研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。