中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
纳米级工艺下多核处理器功耗评估与优化技术

文献类型:期刊论文

作者杨荣秋; 张戈; 张量
刊名信息技术快报
出版日期2008-03-16
卷号6期号:2页码:17
关键词片上多核处理器 低功耗
英文摘要随着处理器设计进入纳米级工艺,功耗不可避免地成为阻碍摩尔定律继续快速前进的主要因素之一。与此同时片上多核处理器(Chip Multiple Processors--CMP)已成为当今处理器设计的主流。本文主要从体系结构设计的角度,对纳米级工艺下片上多核处理器的功耗评估方法及不同构件的低功耗技术进行概括性介绍,为目前片上多核处理器的结构设计提供参考。
学科主题计算机系统结构
语种中文
公开日期2009-12-18
源URL[http://ictir.ict.ac.cn/handle/311040/47]  
专题信息技术快报_2008
推荐引用方式
GB/T 7714
杨荣秋,张戈,张量. 纳米级工艺下多核处理器功耗评估与优化技术[J]. 信息技术快报,2008,6(2):17.
APA 杨荣秋,张戈,&张量.(2008).纳米级工艺下多核处理器功耗评估与优化技术.信息技术快报,6(2),17.
MLA 杨荣秋,et al."纳米级工艺下多核处理器功耗评估与优化技术".信息技术快报 6.2(2008):17.

入库方式: OAI收割

来源:计算技术研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。