集成电路中的时延可测性设计技术
文献类型:期刊论文
作者 | 裴颂伟; 李华伟 |
刊名 | 信息技术快报
![]() |
出版日期 | 2010-03-26 |
卷号 | 8期号:2页码:17 |
关键词 | 时延测试 可测性设计 小时延缺陷 故障覆盖率 时延测量 |
英文摘要 | 随着集成电路制造工艺的特征尺寸不断减小,高性能集成电路产品的定时约束变得越来越严格。各种制造缺陷如阻性开路、阻性短路、通孔中形成空洞以及栅氧化层失效等现象的影响在当前先进的集成电路制造工艺下也变得越来越显著。为了确保芯片的出厂质量,通常需要对其进行有效的时延测试。对集成电路进行时延可测性设计不仅可以非常有效地检测芯片中的时延缺陷,而且可以为芯片在量产前进行有效的调试。在本文当中,我们首先介绍了集成电路中的时延缺陷对芯片性能和可靠性的影响,然后分别介绍了一些采用时延可测性设计技术来提高芯片时延测试故障覆盖率、精简时延测试向量集规模、检测芯片中小时延缺陷以及对芯片的时延故障进行在线检测的方法。 |
学科主题 | 计算机系统结构 |
语种 | 中文 |
公开日期 | 2010-03-30 |
源URL | [http://ictir.ict.ac.cn/handle/311040/185] ![]() |
专题 | 信息技术快报_2010 |
推荐引用方式 GB/T 7714 | 裴颂伟,李华伟. 集成电路中的时延可测性设计技术[J]. 信息技术快报,2010,8(2):17. |
APA | 裴颂伟,&李华伟.(2010).集成电路中的时延可测性设计技术.信息技术快报,8(2),17. |
MLA | 裴颂伟,et al."集成电路中的时延可测性设计技术".信息技术快报 8.2(2010):17. |
入库方式: OAI收割
来源:计算技术研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。