32×8乘法器完成32×32乘加器的算法及实现
文献类型:期刊论文
作者 | 于敦山; 田泽 |
刊名 | 半导体技术
![]() |
出版日期 | 2002 |
卷号 | 19期号:3页码:3,21_23 |
关键词 | 32×8乘法器 32×32乘法累加器 算法 Soc芯片 微处理器 |
ISSN号 | 1000-7180 |
产权排序 | 2 |
英文摘要 | 本文研究了用32×8乘法器完成32×32乘法累加器的算法实现。将32×8乘法器计算出的结果作为下一次32×8乘法计算的部分积来完成4次32×8乘法结果的累加操作,减小了硬件开销。同时为满足累加操作的需要,对Booth算法的补偿常数的数值也做了修正 |
语种 | 中文 |
公开日期 | 2010-05-25 |
源URL | [http://10.10.10.126/handle/311049/722] ![]() |
专题 | 微电子研究所_回溯数据库(1992-2008年) |
推荐引用方式 GB/T 7714 | 于敦山,田泽. 32×8乘法器完成32×32乘加器的算法及实现[J]. 半导体技术,2002,19(3):3,21_23. |
APA | 于敦山,&田泽.(2002).32×8乘法器完成32×32乘加器的算法及实现.半导体技术,19(3),3,21_23. |
MLA | 于敦山,et al."32×8乘法器完成32×32乘加器的算法及实现".半导体技术 19.3(2002):3,21_23. |
入库方式: OAI收割
来源:微电子研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。