中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
一种新型异步ACS的CMOS VLSI设计

文献类型:期刊论文

作者仇玉林; 赵冰; 黑勇
刊名固体电子学研究与进展
出版日期2004
卷号24期号:1页码:98-102
关键词异步集成电路 Acs 多延迟模型 异步数据通路 Viterbi解码器 Cmos Vlsi
ISSN号1000-3819
英文摘要介绍一种新型异步ACS(加法器-比较器-选择器)的设计。一种异步实现结构的异步比较器.并通过异步加法单元、比较单元和选择单元的异步互连,构成了异步ACS。在异步ACS的性能分析时采用了一种基于多延迟模型的新方法,建立了异步加法器和比较器的多延迟模型,通过逻辑仿真.得到异步ACS的平均响应时间为3.66ns.最长响应时间为8.1ns。由此可见.异步ACS在性能方面较同步ACS存在优势。
公开日期2010-05-26
源URL[http://10.10.10.126/handle/311049/916]  
专题微电子研究所_回溯数据库(1992-2008年)
推荐引用方式
GB/T 7714
仇玉林,赵冰,黑勇. 一种新型异步ACS的CMOS VLSI设计[J]. 固体电子学研究与进展,2004,24(1):98-102.
APA 仇玉林,赵冰,&黑勇.(2004).一种新型异步ACS的CMOS VLSI设计.固体电子学研究与进展,24(1),98-102.
MLA 仇玉林,et al."一种新型异步ACS的CMOS VLSI设计".固体电子学研究与进展 24.1(2004):98-102.

入库方式: OAI收割

来源:微电子研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。