一种用模拟LSI实现的新型概率解码器的研究
文献类型:期刊论文
作者 | 仇玉林; 杨曙辉 |
刊名 | 电子学报
![]() |
出版日期 | 2004 |
卷号 | 32期号:2页码:236-240 |
关键词 | 模拟乘法器 最大后验概率算法 软判决译码 格码 概率解码器 |
ISSN号 | 0372-2112 |
产权排序 | 1 |
英文摘要 | 本文利用工作在亚阈值模式的MOS管特性,设计了一种低功牦的模拟电流型乘法器,并以此乘法器为核心,设计了一组利用电流进行概率计算的模拟单元电路。根据这些单元电路,基于最大后验概率算法(MAP),实现了(5,2,3)格码软判决译码的概率解码器.在解码器的输入部分设计了新型的具有流水线结构的串行输入接口,用标准的0.6μm CMOS工艺对解码器进行了性能模拟验证。 |
公开日期 | 2010-05-26 |
源URL | [http://10.10.10.126/handle/311049/1036] ![]() |
专题 | 微电子研究所_回溯数据库(1992-2008年) |
推荐引用方式 GB/T 7714 | 仇玉林,杨曙辉. 一种用模拟LSI实现的新型概率解码器的研究[J]. 电子学报,2004,32(2):236-240. |
APA | 仇玉林,&杨曙辉.(2004).一种用模拟LSI实现的新型概率解码器的研究.电子学报,32(2),236-240. |
MLA | 仇玉林,et al."一种用模拟LSI实现的新型概率解码器的研究".电子学报 32.2(2004):236-240. |
入库方式: OAI收割
来源:微电子研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。