中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
异步集成电路标准单元的设计与实现

文献类型:期刊论文

作者黑勇; 仇玉林; 赵冰
刊名电子器件
出版日期2005
卷号28期号:2页码:4,346-348,351
关键词异步集成电路 C单元 异步数据通路 加法器-比较器-选择器 响应时间
ISSN号1005-9490
英文摘要设计异步集成电路时,常用的异步标准单元的分类、电路设计方法和电路结构.详细介绍了C单元和异步数据通路的设计与实现,提出了一种异步实现结构的异步加法单元、异步比较单元和异步选择单元电路.利用设计的异步标准单元构成了一个适用于Viterbi解码器的异步ACS(加法器一比较器一选择器),并通过0.6μmCMOS工艺进行投片验证.当芯片工作电压为5V,工作频率为20MHz时的功耗为75.5mW.芯片的平均响应时问为19.18DS,仅为最差响应时间23.37ns的82%.从而验证了异步标准单元的正确性和异步电路在性能方面较同步电路存在的优势.
语种中文
公开日期2010-05-26
源URL[http://10.10.10.126/handle/311049/1194]  
专题微电子研究所_回溯数据库(1992-2008年)
推荐引用方式
GB/T 7714
黑勇,仇玉林,赵冰. 异步集成电路标准单元的设计与实现[J]. 电子器件,2005,28(2):4,346-348,351.
APA 黑勇,仇玉林,&赵冰.(2005).异步集成电路标准单元的设计与实现.电子器件,28(2),4,346-348,351.
MLA 黑勇,et al."异步集成电路标准单元的设计与实现".电子器件 28.2(2005):4,346-348,351.

入库方式: OAI收割

来源:微电子研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。