32位高速动态CMOS超前进位加法器的研究
文献类型:期刊论文
作者 | 黄令仪; 周冬生; 张福甲 |
刊名 | 集成电路应用
![]() |
出版日期 | 2005 |
期号 | 4页码:4,27-30 |
关键词 | 32位 动态cmos 超前进位加法器 动态电路 Dpanl |
英文摘要 | 针对TSPC、NSTSPC、ANT等动态电路所存在的缺点,本文介绍了一种新型的动态电路结构-DPANL,即双通路N逻辑动态电路。本文首先对TSPC、NSTSPC和ANT三种电路存在的缺点进行了分析,然后重点分析了DPANL动态电路的工作原理及其优势。并采用DPANL和ANT两种动态电路实现了32位超前进位结构的加法器,Nanosim的仿真结果表明,采用DPANL电路实现的加法器具有速度快、功耗小的特点。 |
语种 | 中文 |
公开日期 | 2010-05-26 |
源URL | [http://10.10.10.126/handle/311049/1224] ![]() |
专题 | 微电子研究所_回溯数据库(1992-2008年) |
推荐引用方式 GB/T 7714 | 黄令仪,周冬生,张福甲. 32位高速动态CMOS超前进位加法器的研究[J]. 集成电路应用,2005(4):4,27-30. |
APA | 黄令仪,周冬生,&张福甲.(2005).32位高速动态CMOS超前进位加法器的研究.集成电路应用(4),4,27-30. |
MLA | 黄令仪,et al."32位高速动态CMOS超前进位加法器的研究".集成电路应用 .4(2005):4,27-30. |
入库方式: OAI收割
来源:微电子研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。