0.18μm数字CMOS工艺下的高增益运算放大器设计
文献类型:期刊论文
作者 | 王晗; 叶青 |
刊名 | 半导体学报
![]() |
出版日期 | 2006 |
卷号 | 27期号:增刊页码:318-321 |
关键词 | Cmos 运算放大器 折叠式共源共栅 增益增强 衬底校准 流水线模数转换器 |
ISSN号 | 0253-4177 |
产权排序 | 1 |
英文摘要 | 基于SMIC 0.18μm数字CMOS工艺,设计了一种基于增益增强技术的折叠式共源共栅运算放大器,并采用衬底校准技术增大了运放的输入摆幅,可用于13位30MHz采样频率的流水线模数转换器,分析了受流水线性能限制的运放性能.仿真结果表明运放在1V的输入摆幅下开环增益大于100dB,8.5pF负载电容下单位增益带宽为322MHz,功耗仅为1.9mW. |
公开日期 | 2010-05-26 |
源URL | [http://10.10.10.126/handle/311049/1304] ![]() |
专题 | 微电子研究所_回溯数据库(1992-2008年) |
推荐引用方式 GB/T 7714 | 王晗,叶青. 0.18μm数字CMOS工艺下的高增益运算放大器设计[J]. 半导体学报,2006,27(增刊):318-321. |
APA | 王晗,&叶青.(2006).0.18μm数字CMOS工艺下的高增益运算放大器设计.半导体学报,27(增刊),318-321. |
MLA | 王晗,et al."0.18μm数字CMOS工艺下的高增益运算放大器设计".半导体学报 27.增刊(2006):318-321. |
入库方式: OAI收割
来源:微电子研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。