中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
一种用于14bit 50MHz流水线模数转换器的CMOS采样开关

文献类型:期刊论文

作者胡晓宇; 周玉梅
刊名半导体学报
出版日期2007
卷号28期号:9页码:6,1488_1493
关键词栅压自举采样开关 非线性 时钟馈通补偿 保持误差 模数转换器
ISSN号0253-4177
产权排序1
英文摘要

分析了影响CMOS采样开关性能的非理想因素,针对14bit50MHzA/D转换器对采样开关特性的要求,提出了一种新型的时钟馈通补偿结构.该结构通过增加dummy开关管能够有效消除时钟馈通对采样值的影响,打破了开关设计中速度和精度之间的制约关系.基于SMIC0.25μm标准CMOS数模混合工艺,采用Hspice对电路进行了模拟.模拟结果显示,在输入信号为23.3MHz正弦波,峰峰值为2V,采样时钟频率为50MHz,时钟上升/下降时间为0.1ns时,无杂散动态范围达到92dB,信噪失真比达到83dB;同时时钟馈通效应造成的保持误差由5.5mV降为90μV.这种具有时钟馈通补偿结构的采样开关特别适用于高速高分辨率模数转换器.

语种中文
公开日期2010-05-26
源URL[http://10.10.10.126/handle/311049/1624]  
专题微电子研究所_回溯数据库(1992-2008年)
作者单位中国科学院微电子研究所
推荐引用方式
GB/T 7714
胡晓宇,周玉梅. 一种用于14bit 50MHz流水线模数转换器的CMOS采样开关[J]. 半导体学报,2007,28(9):6,1488_1493.
APA 胡晓宇,&周玉梅.(2007).一种用于14bit 50MHz流水线模数转换器的CMOS采样开关.半导体学报,28(9),6,1488_1493.
MLA 胡晓宇,et al."一种用于14bit 50MHz流水线模数转换器的CMOS采样开关".半导体学报 28.9(2007):6,1488_1493.

入库方式: OAI收割

来源:微电子研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。