一种高速DSP中延迟优化的乘累加单元的设计与实现
文献类型:期刊论文
作者 | 陈杰; Sheraz Anjum; 李海军 |
刊名 | 电子器件
![]() |
出版日期 | 2007 |
卷号 | 30页码:5,1375_1379 |
关键词 | 乘累加单元 改进的波兹编码 部分积 修整向量 Wallace树压缩器 进位保留加法器 进位传播加法器 |
ISSN号 | 1005-9490 |
英文摘要 | 乘累加单元是任何数字信号处理器(DSP)数据通路中的一个关键部分.多年来,硬件工程师们一直倾注于其优化与改进.本文描述了一种速度优化的乘累加单元的设计与实现.本文的乘累加单元是为一种高速VLIW结构的DSP核设计,能够进行16×16+40的无符号和带符号的二进制补码操作.在关键路径延迟上,本文的乘累加单元比其他任何使用相同或不同算数技术实现的乘累加单元都更优.本文的乘累加单元已成功使用于synopsys的工具,并与synopsys的Design Ware库中相同位宽的乘累加单元比较.比较结果表明,本文的乘累加单元比Design Ware库中的任何其他实现都要快,适合于在需要高吞吐率的DSP核中使用.注意:比较是在Design compiler中使用相同属性和开关下进行的. |
语种 | 中文 |
公开日期 | 2010-05-26 |
源URL | [http://10.10.10.126/handle/311049/1636] ![]() |
专题 | 微电子研究所_回溯数据库(1992-2008年) |
推荐引用方式 GB/T 7714 | 陈杰,Sheraz Anjum,李海军. 一种高速DSP中延迟优化的乘累加单元的设计与实现[J]. 电子器件,2007,30:5,1375_1379. |
APA | 陈杰,Sheraz Anjum,&李海军.(2007).一种高速DSP中延迟优化的乘累加单元的设计与实现.电子器件,30,5,1375_1379. |
MLA | 陈杰,et al."一种高速DSP中延迟优化的乘累加单元的设计与实现".电子器件 30(2007):5,1375_1379. |
入库方式: OAI收割
来源:微电子研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。