中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
基于无冲突地址生成的高性能FFT处理器设计

文献类型:期刊论文

作者黑勇; 王江; 仇玉林; 郑晓燕
刊名微电子学与计算机
出版日期2007
卷号24期号:3页码:5,15_19
关键词快速傅立叶变换 存储器交织 无冲突地址生成 高基 固定基
ISSN号1000-7180
英文摘要提出一种基于存储器交织架构的FFT处理器设计方法。并且针对基-8FFT提出一种无冲突地址生成算法,数据按帧进行操作。每个存储器均划分为8个独立的存储体,通过对循环移位寄存器译码,蝶式运算单元并行无冲突读写操作数,8通道输入数据进行并行的复数乘法运算。每级运算引入完全流水。减少了运算的时钟周期开销,同时推导出局部流水线设计必须满足的不等式条件。输入、输出存储器采用乒乓操作,按帧轮换。FFT运算连续输入、输出,采样频率与系统工作频率一致,具有很好的实时性,运算精度通过块浮点得到保证。该设计方法可以扩展至基-16FFT处理器设计。
语种中文
公开日期2010-05-26
源URL[http://10.10.10.126/handle/311049/1684]  
专题微电子研究所_回溯数据库(1992-2008年)
推荐引用方式
GB/T 7714
黑勇,王江,仇玉林,等. 基于无冲突地址生成的高性能FFT处理器设计[J]. 微电子学与计算机,2007,24(3):5,15_19.
APA 黑勇,王江,仇玉林,&郑晓燕.(2007).基于无冲突地址生成的高性能FFT处理器设计.微电子学与计算机,24(3),5,15_19.
MLA 黑勇,et al."基于无冲突地址生成的高性能FFT处理器设计".微电子学与计算机 24.3(2007):5,15_19.

入库方式: OAI收割

来源:微电子研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。