一种RISC微处理器的快速乘除法运算设计与实现
文献类型:期刊论文
作者 | 陈刚; 黄秀荪; 王江; 仇玉林; 杨旭光 |
刊名 | 电子器件
![]() |
出版日期 | 2007 |
卷号 | 30期号:1页码:5,162_166 |
关键词 | 保留进位加法器 布斯编码 乘法器 除法器 集成电路设计 |
ISSN号 | 1005-9490 |
英文摘要 | 定点尾数乘除法器是相应32位浮点运算的核心部件,针对工控应用,本文采用半定制方法完成了设计并且采用TSMC0.18微米工艺实现.乘法器采用基4Booth编码,通过对符号位、隐含位的处理减少了部分积的生成,并在Wallace树求和过程中,引入4:2压缩器,加快了求和速度.除法器采用改进的SRT算法,引入商位猜测、部分余并行计算、商位修正值选择电路.乘除法器均采用了进位保留加法器提高运算速度.后端物理实现表明,乘除法器的频率分别可到227MHz,305MHz,整体设计具有简洁、快速、计算准确的特征. |
语种 | 中文 |
公开日期 | 2010-05-26 |
源URL | [http://10.10.10.126/handle/311049/1688] ![]() |
专题 | 微电子研究所_回溯数据库(1992-2008年) |
推荐引用方式 GB/T 7714 | 陈刚,黄秀荪,王江,等. 一种RISC微处理器的快速乘除法运算设计与实现[J]. 电子器件,2007,30(1):5,162_166. |
APA | 陈刚,黄秀荪,王江,仇玉林,&杨旭光.(2007).一种RISC微处理器的快速乘除法运算设计与实现.电子器件,30(1),5,162_166. |
MLA | 陈刚,et al."一种RISC微处理器的快速乘除法运算设计与实现".电子器件 30.1(2007):5,162_166. |
入库方式: OAI收割
来源:微电子研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。