中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
用于便携式GPS接收机中的5.4mW低噪声高增益CMOS射频前端电路设计

文献类型:期刊论文

作者王良坤; 马成炎; 叶甜春
刊名半导体学报
出版日期2008
卷号29期号:10页码:5,1963-1967
关键词Cmos射频集成电路 全球定位系统 低噪声放大器 混频器 接收机 噪声系数
ISSN号0253-4177
英文摘要

设计了应用于便携式GPS接收机射频前端中的CMOS低噪声放大器和正交混频器.该电路中的低噪声放大器采用带源端电感负反馈的输入级,并引入功耗约束下的噪声和输入同时匹配技术.正交混频器基于吉尔伯特单元.电路采用TSMC0.18μm RF CMOS工艺实现,总的电压转换增益为35dB,级联噪声系数为2.4dB,输入1dB压缩点为-22dBm,输入匹配良好,输入回损为-22.3dB,在1.8V电压供电下,整个全差分电路功耗为5.4mW.

语种中文
公开日期2010-05-27
源URL[http://10.10.10.126/handle/311049/1834]  
专题微电子研究所_回溯数据库(1992-2008年)
作者单位中国科学院微电子研究所
推荐引用方式
GB/T 7714
王良坤,马成炎,叶甜春. 用于便携式GPS接收机中的5.4mW低噪声高增益CMOS射频前端电路设计[J]. 半导体学报,2008,29(10):5,1963-1967.
APA 王良坤,马成炎,&叶甜春.(2008).用于便携式GPS接收机中的5.4mW低噪声高增益CMOS射频前端电路设计.半导体学报,29(10),5,1963-1967.
MLA 王良坤,et al."用于便携式GPS接收机中的5.4mW低噪声高增益CMOS射频前端电路设计".半导体学报 29.10(2008):5,1963-1967.

入库方式: OAI收割

来源:微电子研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。