一种应用于8B/10B编码串并转换电路的低功耗LVDS接收器设计
文献类型:期刊论文
作者 | 尤扬; 陈岚 |
刊名 | 电子器件
![]() |
出版日期 | 2008 |
卷号 | 31期号:3页码:4,915-918 |
关键词 | 低电压差分信号 接收电路 串并转换电路 低功耗 8b/10b编码 |
ISSN号 | 1005-9490 |
英文摘要 | 低电压差分信号(LVDS)是串并转换电路(SerDes)的一种主流接口技术。本文设计并实现了一种适合于8B/10B编码串并转换电路的LVDS接收器(Receiver)。本设计的指标完全兼容IEEEStd1593.3-1996标准。它支持最大0.05V至2.35V的共模电平输入范围,最小100mV的差模输入,能够在至少40英寸FR4带状线上达到1.6Gb/s的接收速率,平均功耗3mW。电路设计基于0.18μm1.8V/3.3V CMOS工艺,同时采用了3.3V器件和1.8V器件。 |
语种 | 中文 |
公开日期 | 2010-05-27 |
源URL | [http://10.10.10.126/handle/311049/2020] ![]() |
专题 | 微电子研究所_回溯数据库(1992-2008年) |
推荐引用方式 GB/T 7714 | 尤扬,陈岚. 一种应用于8B/10B编码串并转换电路的低功耗LVDS接收器设计[J]. 电子器件,2008,31(3):4,915-918. |
APA | 尤扬,&陈岚.(2008).一种应用于8B/10B编码串并转换电路的低功耗LVDS接收器设计.电子器件,31(3),4,915-918. |
MLA | 尤扬,et al."一种应用于8B/10B编码串并转换电路的低功耗LVDS接收器设计".电子器件 31.3(2008):4,915-918. |
入库方式: OAI收割
来源:微电子研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。