高速低功耗钟控比较器的设计
文献类型:期刊论文
作者 | 李亮; 臧佳锋; 徐振; 韩郑生![]() |
刊名 | 半导体技术
![]() |
出版日期 | 2008 |
期号 | 1页码:5,11-14,18 |
关键词 | 钟控比较器 失调电压 正反馈 差分放大器 |
ISSN号 | 1003-353X |
英文摘要 | 在分析各种比较器的基础上,设计了一种高速低功耗的钟控比较器,着重优化了比较器的速度和功耗。在SMIC0.35μmn阱CMOS工艺条件下,采用Cadence Spectre对电路进行了模拟。结果表明,比较器的最高工作频率为200MHz,精度为0.3mV,在3.3V的电源电压下,功耗仅为0.4mW。 |
语种 | 中文 |
公开日期 | 2010-05-27 |
源URL | [http://10.10.10.126/handle/311049/2092] ![]() |
专题 | 微电子研究所_回溯数据库(1992-2008年) |
作者单位 | 中国科学院微电子研究所 |
推荐引用方式 GB/T 7714 | 李亮,臧佳锋,徐振,等. 高速低功耗钟控比较器的设计[J]. 半导体技术,2008(1):5,11-14,18. |
APA | 李亮,臧佳锋,徐振,韩郑生,&钟传杰.(2008).高速低功耗钟控比较器的设计.半导体技术(1),5,11-14,18. |
MLA | 李亮,et al."高速低功耗钟控比较器的设计".半导体技术 .1(2008):5,11-14,18. |
入库方式: OAI收割
来源:微电子研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。