具有概率分离计算功能的二级流水线电路设计
文献类型:期刊论文
作者 | 仇玉林; 杨曙辉 |
刊名 | 微电子学
![]() |
出版日期 | 2009 |
英文摘要 | 在通信系统的接收机中,解调器的输出通常是串行的“软比特”信息。利用模拟电路设计的信道译码器需要并行的数据,以实现后验概率译码计算。为了实现串并转换以及降低模拟译码器的复杂度和功耗,利用0.6μmCMOS工艺,为模拟译码器设计了新型的二级流水线结构的输入接口电路。在实现“软比特”信息串并转换的同时,具有概率分离计算功能。模拟结果表明,该电路比传统的设计方法降低了功耗和芯片面积,工作速度可达50MHz,整体功耗为304.8μW。 |
公开日期 | 2015-11-05 |
源URL | [http://10.10.10.126/handle/311049/13835] ![]() |
专题 | 微电子研究所_智能感知研发中心 |
推荐引用方式 GB/T 7714 | 仇玉林,杨曙辉. 具有概率分离计算功能的二级流水线电路设计[J]. 微电子学,2009. |
APA | 仇玉林,&杨曙辉.(2009).具有概率分离计算功能的二级流水线电路设计.微电子学. |
MLA | 仇玉林,et al."具有概率分离计算功能的二级流水线电路设计".微电子学 (2009). |
入库方式: OAI收割
来源:微电子研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。