中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
利用CMOS模拟电路设计实现的新型概率译码器

文献类型:期刊论文

作者杨曙辉; 李学华; 仇玉林
刊名数据采集与处理
出版日期2009
英文摘要利用CMOS模拟电路设计了模拟概率计算模块,并以此为基础,通过晶体管级的模拟电路设计,构造了(5,2,3)网格码完整的新型模拟概率译码器,给出了模拟译码器的译码性能。当信噪比大于4.8dB时,对于950kHz的输入信号,输出没有错误。当输入信号为6MHz时,误码率约为10^-4。在5V工作条件下,译码器功耗为2.957mW。测试结果表明,在速度一定的条件下.与采用数字电路实现的译码器相比,该模拟译码器的功耗和芯片面积至少减少了一个数量级。该设计方法适用于实现网格码、Turbo码以及LDPC码等的模拟译码器。
公开日期2015-11-05
源URL[http://10.10.10.126/handle/311049/13841]  
专题微电子研究所_智能感知研发中心
推荐引用方式
GB/T 7714
杨曙辉,李学华,仇玉林. 利用CMOS模拟电路设计实现的新型概率译码器[J]. 数据采集与处理,2009.
APA 杨曙辉,李学华,&仇玉林.(2009).利用CMOS模拟电路设计实现的新型概率译码器.数据采集与处理.
MLA 杨曙辉,et al."利用CMOS模拟电路设计实现的新型概率译码器".数据采集与处理 (2009).

入库方式: OAI收割

来源:微电子研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。