中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
基于DSP和FPGA的GPS_B码时统终端系统设计

文献类型:期刊论文

作者冯强; 李焱; 赵帅
刊名微计算机信息
出版日期2010-06-20
卷号26期号:5页码:139-141
ISSN号1008-0570
中文摘要介绍了一种基于DSP和FPGA的GPS-B码时统终端系统的设计方案,提出了一种利用FPGA对IRIG-B码进行解码的设计方法。详细论述了具体的设计方案及软硬件的实现。通过将快速的DSP与FPGA相结合的方案,研制了一套新颖的GPS-B时统终端系统。试验表明该系统具有较高的实时性和稳定性。
公开日期2012-09-25
源URL[http://ir.ciomp.ac.cn/handle/181722/22681]  
专题长春光学精密机械与物理研究所_中科院长春光机所知识产出
推荐引用方式
GB/T 7714
冯强,李焱,赵帅. 基于DSP和FPGA的GPS_B码时统终端系统设计[J]. 微计算机信息,2010,26(5):139-141.
APA 冯强,李焱,&赵帅.(2010).基于DSP和FPGA的GPS_B码时统终端系统设计.微计算机信息,26(5),139-141.
MLA 冯强,et al."基于DSP和FPGA的GPS_B码时统终端系统设计".微计算机信息 26.5(2010):139-141.

入库方式: OAI收割

来源:长春光学精密机械与物理研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。