中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
基于VXI的HT-7总控时序系统的硬件升级

文献类型:期刊论文

作者陈应龙2; 谢纪康2; 肖炳甲2; 季振山2
刊名微计算机信息
出版日期2009
卷号25
关键词VXI总线 触发 总控时序
ISSN号1008-0570
其他题名The hardware upgrade of HT-7 central timer system based on VXIbus
英文摘要HT-7装置运行期间,必须有一个控制机制来协调各子系统,使它们按照预定的时序工作,总控时序系统统一提供触发和时钟信号.本文阐述了基于VXI总线的总控时序系统在HT-7实验装置中的功能及应用和基于VXI总线的总控时序系统的硬件构成.最后介绍了触发模块的技术升级,采用新的FPGA芯片,设计出32位数据线的新模块,给出了新模块的仿真结果.升级后的模块简化了电路,获得了更宽的时间控制量.
语种中文
CSCD记录号CSCD:3610251
源URL[http://ir.hfcas.ac.cn:8080/handle/334002/51853]  
专题中国科学院合肥物质科学研究院
作者单位1.中科院等离子体物理研究所
2.中科院等离子体物理研究所
3.中科院等离子体物理研究所
4.中科院等离子体物理研究所
推荐引用方式
GB/T 7714
陈应龙,谢纪康,肖炳甲,等. 基于VXI的HT-7总控时序系统的硬件升级[J]. 微计算机信息,2009,25.
APA 陈应龙,谢纪康,肖炳甲,&季振山.(2009).基于VXI的HT-7总控时序系统的硬件升级.微计算机信息,25.
MLA 陈应龙,et al."基于VXI的HT-7总控时序系统的硬件升级".微计算机信息 25(2009).

入库方式: OAI收割

来源:合肥物质科学研究院

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。