中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
基于CPU-FPGA协同设计架构的SM3算法加速实现

文献类型:期刊论文

作者黄逍颖;  郭志川;  宋曼谷;  曾学文
刊名IET Computers & Digital Techniques
出版日期2021
卷号15期号:6页码:427-436
ISSN号1751-8601
其他题名Accelerating the SM3 hash algorithm with CPU‐FPGA Co‐Designed architecture
源URL[http://159.226.59.140/handle/311008/9953]  
专题历年期刊论文_2021年期刊论文
作者单位中国科学院声学研究所
推荐引用方式
GB/T 7714
黄逍颖;郭志川;宋曼谷;曾学文. 基于CPU-FPGA协同设计架构的SM3算法加速实现[J]. IET Computers & Digital Techniques,2021,15(6):427-436.
APA 黄逍颖;郭志川;宋曼谷;曾学文.(2021).基于CPU-FPGA协同设计架构的SM3算法加速实现.IET Computers & Digital Techniques,15(6),427-436.
MLA 黄逍颖;郭志川;宋曼谷;曾学文."基于CPU-FPGA协同设计架构的SM3算法加速实现".IET Computers & Digital Techniques 15.6(2021):427-436.

入库方式: OAI收割

来源:声学研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。