一种面向高性能计算机的超节点控制器的研究
文献类型:期刊论文
作者 | 王凯; 陈飞; 李强; 李晓民; 安学军; 孙凝晖![]() |
刊名 | 计算机研究与发展
![]() |
出版日期 | 2011 |
卷号 | 48.0期号:1.0页码:1 |
关键词 | 高性能计算机 超节点控制器 全局地址空间 直接内存访问 远程读写 |
ISSN号 | 1000-1239 |
英文摘要 | 传统高性能计算机的节点由一个处理单元和一个节点控制器组成.为了有效地维护高速缓存一致性,处理单元中的处理器个数会非常有限.因此一台具有千万亿次处理能力的高性能计算机将会有上万个节点,这对互连网络的延迟和带宽都提出了非常高的要求.超节点控制器能够同时连接多个处理单元构成一个超节点,这能够减小互连网络的规模,从而降低互连网络的设计难度,并保证互连网络的性能.用FPGA实现了超节点控制器的原型系统的测试结果表明,采用超节点设计的高性能计算机拥有非常低的通信延迟,同时其通信带宽也有非常好的扩展性. |
语种 | 英语 |
源URL | [http://119.78.100.204/handle/2XEOYT63/29269] ![]() |
专题 | 中国科学院计算技术研究所期刊论文_中文 |
作者单位 | 中国科学院计算技术研究所 |
推荐引用方式 GB/T 7714 | 王凯,陈飞,李强,等. 一种面向高性能计算机的超节点控制器的研究[J]. 计算机研究与发展,2011,48.0(1.0):1. |
APA | 王凯,陈飞,李强,李晓民,安学军,&孙凝晖.(2011).一种面向高性能计算机的超节点控制器的研究.计算机研究与发展,48.0(1.0),1. |
MLA | 王凯,et al."一种面向高性能计算机的超节点控制器的研究".计算机研究与发展 48.0.1.0(2011):1. |
入库方式: OAI收割
来源:计算技术研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。