中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
龙芯3号多核处理器的低功耗测试技术

文献类型:期刊论文

作者齐子初; 刘慧; 石小兵; 韩银和
刊名计算机辅助设计与图形学学报
出版日期2010
卷号000期号:011页码:2021
关键词低功耗测试 微处理器测试 多核微处理器测试 基于IP的测试
ISSN号1003-9775
英文摘要龙芯3号是一款低功耗处理器芯片,要求测试时保持较低功耗.为了解决低功耗测试的问题,对龙芯3号测试功耗进行了细致分析,提出一套考虑测试时间和测试开销的低功耗测试方案,并对整套方案中的各种技术在功耗、面积、时延以及测试时间等方面进行了详细分析.针对龙芯3号测试功耗主要消耗在逻辑电路的翻转和测试时钟网络上的特点,采用IP级测试分割技术减少逻辑电路和时钟网络的翻转;采用门控时钟对局部扫描触发器进行控制减少单核扫描捕获期间的逻辑翻转,并采用了阻隔门技术、不关心位(X位)填充技术减少单核扫描移位的逻辑翻转.实验结果表明,龙芯3号4核处理器达到了预定小于15W的测试平均功耗需求,单个IP核最大平均功耗降低为6W左右,约是正常功能平均功耗的40%,有效地保证了芯片的测试质量.
语种英语
源URL[http://119.78.100.204/handle/2XEOYT63/29611]  
专题中国科学院计算技术研究所期刊论文_中文
作者单位中国科学院计算技术研究所
推荐引用方式
GB/T 7714
齐子初,刘慧,石小兵,等. 龙芯3号多核处理器的低功耗测试技术[J]. 计算机辅助设计与图形学学报,2010,000(011):2021.
APA 齐子初,刘慧,石小兵,&韩银和.(2010).龙芯3号多核处理器的低功耗测试技术.计算机辅助设计与图形学学报,000(011),2021.
MLA 齐子初,et al."龙芯3号多核处理器的低功耗测试技术".计算机辅助设计与图形学学报 000.011(2010):2021.

入库方式: OAI收割

来源:计算技术研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。