低功耗高速时钟数据恢复电路
文献类型:期刊论文
作者 | 孟时光; 杨宗 |
刊名 | 高技术通讯
![]() |
出版日期 | 2016 |
卷号 | 26.0期号:006页码:542 |
关键词 | 低功耗接收端,高速串行接口,时钟数据恢复( CDR) |
ISSN号 | 1002-0470 |
英文摘要 | 为了降低高速串行接口的时钟数据恢复(CDR)电路的功耗,在研究、分析现有时钟数据恢复结构的基础上,提出了一种新的时钟数据鉴相算法及其电路实现方法.新的电路设计仅使用一个高速采样时钟,比传统的鉴相电路减少一半的采样率,从而减少了前端采样模块的功耗.该鉴相算法采用统计方法减小鉴相时钟的噪声,进而达到很低的误码率.该鉴相算法可使用数字综合的方法实现,工作在较低的频率下,这样便于迁移到不同的工艺中.整个电路使用40nm工艺实现,实际芯片测试数据表明,使用该电路的接收端可以稳定工作在13Gb/s的速率下,功耗达到0.83pJ/bit,误码率低于10E-12. |
语种 | 英语 |
源URL | [http://119.78.100.204/handle/2XEOYT63/32840] ![]() |
专题 | 中国科学院计算技术研究所期刊论文_中文 |
作者单位 | 中国科学院计算技术研究所 |
推荐引用方式 GB/T 7714 | 孟时光,杨宗. 低功耗高速时钟数据恢复电路[J]. 高技术通讯,2016,26.0(006):542. |
APA | 孟时光,&杨宗.(2016).低功耗高速时钟数据恢复电路.高技术通讯,26.0(006),542. |
MLA | 孟时光,et al."低功耗高速时钟数据恢复电路".高技术通讯 26.0.006(2016):542. |
入库方式: OAI收割
来源:计算技术研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。