中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
基于FPGA的DDR SDRAM控制器设计与实现

文献类型:期刊论文

作者张楠2; 张佩珩1; 刘新春1; 江先阳1
刊名计算机工程与应用
出版日期2006
卷号42.0期号:024页码:87
关键词FPGA DDR SDRAM 存储器 控制器
ISSN号1002-8331
英文摘要随着DDR SDRAM的广泛应用,为满足不同平台下的访存需求,文章设计并实现了一种基于FPGA的DDR SDRAM控制器,通过分级流水结构提高了系统性能,并通过参数的在线配置满足不同内存颗粒的参数需求,保证了控制器的灵活性和可扩展性。
语种英语
源URL[http://119.78.100.204/handle/2XEOYT63/33048]  
专题中国科学院计算技术研究所期刊论文_中文
作者单位1.中国科学院计算技术研究所
2.中国科学院大学
推荐引用方式
GB/T 7714
张楠,张佩珩,刘新春,等. 基于FPGA的DDR SDRAM控制器设计与实现[J]. 计算机工程与应用,2006,42.0(024):87.
APA 张楠,张佩珩,刘新春,&江先阳.(2006).基于FPGA的DDR SDRAM控制器设计与实现.计算机工程与应用,42.0(024),87.
MLA 张楠,et al."基于FPGA的DDR SDRAM控制器设计与实现".计算机工程与应用 42.0.024(2006):87.

入库方式: OAI收割

来源:计算技术研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。