中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
面向门级网表的VLSI三模冗余加固设计

文献类型:期刊论文

作者徐冉冉1; 孟海波1; 桂小琰2; 申小伟1; 安述倩1
刊名计算机工程与科学
出版日期2014
卷号36.0期号:012页码:2355
关键词可靠性 三模冗余 时序单元 组合逻辑 门级网表
ISSN号1007-130X
英文摘要航天器在宇宙空间易受粒子的影响而产生错误,三模冗余技术是一种有效的容错机制。但是,现有的三模冗余加固设计一般是一款芯片定制一套加固方案,无法做到通用性。提出一种功能无关的VLSI门级网表三模冗余加固通用设计方案。通过对时序器件和组合逻辑器件进行不同的加固设计,实现三模冗余。根据对不同的工艺库的识别与理解,本方案还进行了驱动能力优化等。通过将上述方案工具化,并利用已有的众核处理器网表进行实验评估,全局时序器件加固面积增加为原始网表面积的185%,局部时序器件加固面积增加为原网表的1%-80%,加固方案可按设计需求配置。实验数据表明,加固后的网表中关键路径的平均时延增加为22.15%-22.86%,在设计需求配置下,性能可满足用户要求。
语种英语
源URL[http://119.78.100.204/handle/2XEOYT63/33527]  
专题中国科学院计算技术研究所期刊论文_中文
作者单位1.中国科学院计算技术研究所
2.北京理工大学信息与电子学院
推荐引用方式
GB/T 7714
徐冉冉,孟海波,桂小琰,等. 面向门级网表的VLSI三模冗余加固设计[J]. 计算机工程与科学,2014,36.0(012):2355.
APA 徐冉冉,孟海波,桂小琰,申小伟,&安述倩.(2014).面向门级网表的VLSI三模冗余加固设计.计算机工程与科学,36.0(012),2355.
MLA 徐冉冉,et al."面向门级网表的VLSI三模冗余加固设计".计算机工程与科学 36.0.012(2014):2355.

入库方式: OAI收割

来源:计算技术研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。