中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
10GB/s高速SERDES电路的MUX/DEMUX设计

文献类型:期刊论文

作者马鸿开; 陈岚; 刘力轲
刊名微电子学与计算机
出版日期2007
卷号24.0期号:012页码:174
关键词SERDES MUX DEMUX 时钟分频器
ISSN号1000-7180
英文摘要介绍了一种适用于高速串并转换电路(SERDES)的MUX/DEMUX,采用0.18μmCMOS工艺.数据传输速率达到10GB/s。该电路主要由锁存器、选择器和时钟分频器3个模块组成,采用1.8V电压供电.MUX和DEMUX功耗分别为132mW和64mW。
语种英语
源URL[http://119.78.100.204/handle/2XEOYT63/37465]  
专题中国科学院计算技术研究所期刊论文_中文
作者单位中国科学院计算技术研究所
推荐引用方式
GB/T 7714
马鸿开,陈岚,刘力轲. 10GB/s高速SERDES电路的MUX/DEMUX设计[J]. 微电子学与计算机,2007,24.0(012):174.
APA 马鸿开,陈岚,&刘力轲.(2007).10GB/s高速SERDES电路的MUX/DEMUX设计.微电子学与计算机,24.0(012),174.
MLA 马鸿开,et al."10GB/s高速SERDES电路的MUX/DEMUX设计".微电子学与计算机 24.0.012(2007):174.

入库方式: OAI收割

来源:计算技术研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。