PCIE协议栈模拟验证平台的设计和实现
文献类型:期刊论文
作者 | 张良2; 王天成1![]() |
刊名 | 计算机工程
![]() |
出版日期 | 2015 |
卷号 | 41.0期号:006页码:287 |
关键词 | 功能验证 PCIE协议栈 协议栈验证 功能覆盖率 约束随机模拟 激励生成 |
ISSN号 | 1000-3428 |
英文摘要 | Intel提出的第三代总线技术PCI Express在结构上可以满足计算机系统的发展对总线带宽的要求,基于PCIE的设计得以蓬勃发展,对PCIE的验证也成为SoC功能验证的重要组成部分。为此,设计并实现一种状态图和覆盖率组合驱动的自动化验证平台,主要包括激励生成、自动检测和覆盖率分析机制,并将其应用于一款基于PCIE接口的协议栈芯片的功能验证。实验结果表明,该验证平台具有较好的激励生成机制,能够对协议栈芯片进行全面验证,同时具有较好的复用性、可扩展性,可以对多个协议栈的互连进行验证。 |
语种 | 英语 |
源URL | [http://119.78.100.204/handle/2XEOYT63/37547] ![]() |
专题 | 中国科学院计算技术研究所期刊论文_中文 |
作者单位 | 1.中国科学院计算技术研究所 2.湘潭大学 |
推荐引用方式 GB/T 7714 | 张良,王天成,王健,等. PCIE协议栈模拟验证平台的设计和实现[J]. 计算机工程,2015,41.0(006):287. |
APA | 张良,王天成,王健,李华伟,&郭建.(2015).PCIE协议栈模拟验证平台的设计和实现.计算机工程,41.0(006),287. |
MLA | 张良,et al."PCIE协议栈模拟验证平台的设计和实现".计算机工程 41.0.006(2015):287. |
入库方式: OAI收割
来源:计算技术研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。