中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
基于动态电路的高速发送端设计

文献类型:期刊论文

作者孟时光
刊名高技术通讯
出版日期2016
卷号26.0期号:007页码:625
关键词高速发送端 异步FIFO 并串转换 动态电路 跨时钟域
ISSN号1002-0470
英文摘要为了降低高速串行接口中发送端的延迟,在研究、分析现有发送端结构的基础上,提出了新的数据跨时钟域传输方法并在实际电路中得到实现。此方法可以大幅降低数据跨时钟域传输时用于异步FIFO的延迟。而且,使用动态电路对高速发送端并串转换电路进行了晶体管级的改进,放松了关键路径的时序要求,使发送端整体电路能运行在更高的频率下。发送端电路使用40nm CMOS工艺实现,实际芯片测试数据表明,使用该电路的发送端可以稳定工作在13Gb/s的速率下。
语种英语
源URL[http://119.78.100.204/handle/2XEOYT63/37625]  
专题中国科学院计算技术研究所期刊论文_中文
作者单位中国科学院计算技术研究所
推荐引用方式
GB/T 7714
孟时光. 基于动态电路的高速发送端设计[J]. 高技术通讯,2016,26.0(007):625.
APA 孟时光.(2016).基于动态电路的高速发送端设计.高技术通讯,26.0(007),625.
MLA 孟时光."基于动态电路的高速发送端设计".高技术通讯 26.0.007(2016):625.

入库方式: OAI收割

来源:计算技术研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。