星载SAR实时成像处理器的FPGA实现
文献类型:期刊论文
作者 | 熊君君; 王贞松; 姚建平; 石长振 |
刊名 | 电子学报
![]() |
出版日期 | 2005 |
卷号 | 33.0期号:006页码:1070 |
关键词 | CS算法 实时成像处理器 FPGA 流水处理 并行处理 |
ISSN号 | 0372-2112 |
英文摘要 | 本文提出了一种用FPGA实现星载合成孔径雷达实时成像处理器的方法,用来实现星载SAR的CS算法(或RMA算法).该实时成像处理器由7片Xilinx公司的商业FPGA实现,其中4片作为并行的处理单元;一片为CS因子的生成单元;一片为SDRAM控制单元;一片为系统的控制单元.该系统将流水处理和并行处理相结合,从而极大的减少了处理时间.同时根据算法各运算对数据的精度要求不同,将浮点运算和定点运算结合在一块,减少了硬件开销.该系统工作在100MHz时,33秒左右能完成16k*16k星载样本点的成像,并对加拿大Radmsat的雷达原始信号进行成像处理,成像质量能达到要求. |
语种 | 英语 |
源URL | [http://119.78.100.204/handle/2XEOYT63/37811] ![]() |
专题 | 中国科学院计算技术研究所期刊论文_中文 |
作者单位 | 中国科学院计算技术研究所 |
推荐引用方式 GB/T 7714 | 熊君君,王贞松,姚建平,等. 星载SAR实时成像处理器的FPGA实现[J]. 电子学报,2005,33.0(006):1070. |
APA | 熊君君,王贞松,姚建平,&石长振.(2005).星载SAR实时成像处理器的FPGA实现.电子学报,33.0(006),1070. |
MLA | 熊君君,et al."星载SAR实时成像处理器的FPGA实现".电子学报 33.0.006(2005):1070. |
入库方式: OAI收割
来源:计算技术研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。