SpaceWire总线接口终端的设计与实现
文献类型:期刊论文
作者 | 陈健飞 ; 曹松 |
刊名 | 微计算机信息
![]() |
出版日期 | 2010 |
卷号 | 26期号:23页码:123-124,199 |
关键词 | SpaceWire CPU 双口RAM FPGA 存储器 |
ISSN号 | 1008-0570 |
其他题名 | The Design and Realization of SpaceWire Interface Terminal |
通讯作者 | 北京8701信箱 |
中文摘要 | SpaceWire是面向航天应用的高速串行总线协议,本文介绍了SpaceWire总线接口终端的硬件设计方案、FPGA设计、仿真验证及电路测试结果。 |
英文摘要 | SpaceWire is a high-speed serial bus protocol for aerospace applications.This article describes the SpaceWire bus terminal s hardware design, FPGA design, results of simulation and circuit tests. |
学科主题 | 空间技术 |
语种 | 中文 |
源URL | [http://ir.cssar.ac.cn/handle/122/766] ![]() |
专题 | 国家空间科学中心_空间技术部 |
推荐引用方式 GB/T 7714 | 陈健飞,曹松. SpaceWire总线接口终端的设计与实现[J]. 微计算机信息,2010,26(23):123-124,199. |
APA | 陈健飞,&曹松.(2010).SpaceWire总线接口终端的设计与实现.微计算机信息,26(23),123-124,199. |
MLA | 陈健飞,et al."SpaceWire总线接口终端的设计与实现".微计算机信息 26.23(2010):123-124,199. |
入库方式: OAI收割
来源:国家空间科学中心
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。