中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
一种全数字BPSK解调器的设计与FPGA实现

文献类型:期刊论文

作者张烨 ; 屈晨阳
刊名微计算机信息
出版日期2009
卷号25期号:8页码:192-193,199
关键词突发通信 频差/相差估计 低信噪比 FPGA
ISSN号1008-0570
其他题名Design and FPGA Implementation of All Digital BPSK Demodulator
通讯作者北京8701信箱
中文摘要介绍一种全数字BPSK解调器的设计及FPGA实现。该解调器采用前向开环的结构实现载波同步,与传统的闭环反馈结构相比,该解调器具有同步速度快,载波频差估计范围大等优点,尤其适合用于突发数字通信系统。测试结果表明,该解调器频差估计范围很大,可以达到符号速率的20%,抗噪声性能非常好,解调性能与理论值相比,损失小于0.5dB。
英文摘要Design and FPGA Implementation of an all digital BPSK demodulator.The demodulator has a feed forward structure.Com-pared to the traditional feedback structure,the demodulator has the advantages of rapid carrier synchronization and large frequency offset estimation range.The demodulator could attain good performance with burst digital transmission system.The hardware test re-sult shows that the frequency offset estimation range is large,about 20%of the symbol rate and its anti-noise performance is good,than loss is 0.5 dB compared with the theoretical value.
学科主题空间技术
语种中文
源URL[http://ir.cssar.ac.cn/handle/122/771]  
专题国家空间科学中心_空间技术部
推荐引用方式
GB/T 7714
张烨,屈晨阳. 一种全数字BPSK解调器的设计与FPGA实现[J]. 微计算机信息,2009,25(8):192-193,199.
APA 张烨,&屈晨阳.(2009).一种全数字BPSK解调器的设计与FPGA实现.微计算机信息,25(8),192-193,199.
MLA 张烨,et al."一种全数字BPSK解调器的设计与FPGA实现".微计算机信息 25.8(2009):192-193,199.

入库方式: OAI收割

来源:国家空间科学中心

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。