(255,223)RS码硬件译码器的实现
文献类型:期刊论文
作者 | 张玉良 ; 陈晓敏 |
刊名 | 计算机工程与应用
![]() |
出版日期 | 2005 |
卷号 | 41期号:27页码:103-104 |
关键词 | RS码 硬件译码器 处理速率 |
ISSN号 | 1002-8331 |
其他题名 | The Implementation of (255,223) RS Hardware Decoder |
通讯作者 | 北京8701信箱 |
中文摘要 | 考虑到对(255,223)RS码硬件译码器的处理速率的要求,详细地介绍了(255,223)RS码硬件译码器的实现流程,并且分析了影响处理速率提高的瓶颈因素,最终采用了RiBM算法使得硬件译码器的最高仿真处理速率超过340Mbit/s. |
英文摘要 | Considering the thronghpnt of(255,223)RS hardware decoder,the implementation of(255,223)RS hardware decoder is discussed in detail.After analyzing the throughput bottleneck,adopt the RiBM arithmetic in the hardware decoder and achieve the highest simulation throughput which is 340Mbit/s. |
学科主题 | 空间技术 |
收录类别 | CSCD |
语种 | 中文 |
CSCD记录号 | CSCD:2151181 |
源URL | [http://ir.cssar.ac.cn/handle/122/773] ![]() |
专题 | 国家空间科学中心_空间技术部 |
推荐引用方式 GB/T 7714 | 张玉良,陈晓敏. (255,223)RS码硬件译码器的实现[J]. 计算机工程与应用,2005,41(27):103-104. |
APA | 张玉良,&陈晓敏.(2005).(255,223)RS码硬件译码器的实现.计算机工程与应用,41(27),103-104. |
MLA | 张玉良,et al."(255,223)RS码硬件译码器的实现".计算机工程与应用 41.27(2005):103-104. |
入库方式: OAI收割
来源:国家空间科学中心
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。