中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
Timing-Constrained Minimum Area/Power FPGA Memory Mapping

文献类型:会议论文

作者杜方清,林郁,崔秀海*,孙嘉斌,刘峰,刘飞,杨海钢
出版日期2013
会议名称23rd International Conference on Field Programmable Logic and Applications (FPL
会议日期2013
会议地点葡萄牙
源URL[http://159.226.65.12/handle/80137/10213]  
专题电子学研究所_可编程芯片与系统研究室_可编程芯片与系统研究室_会议论文
推荐引用方式
GB/T 7714
杜方清,林郁,崔秀海*,孙嘉斌,刘峰,刘飞,杨海钢. Timing-Constrained Minimum Area/Power FPGA Memory Mapping[C]. 见:23rd International Conference on Field Programmable Logic and Applications (FPL. 葡萄牙. 2013.

入库方式: OAI收割

来源:电子学研究所

浏览0
下载0
收藏0
其他版本

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。