中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
首页
机构
成果
学者
登录
注册
登陆
×
验证码:
换一张
忘记密码?
记住我
×
校外用户登录
CAS IR Grid
机构
声学研究所 [6]
计算技术研究所 [5]
自动化研究所 [4]
中国科学院大学 [1]
采集方式
OAI收割 [15]
iSwitch采集 [1]
内容类型
期刊论文 [8]
会议论文 [5]
学位论文 [3]
发表日期
2023 [1]
2019 [1]
2018 [2]
2017 [1]
2012 [2]
2011 [2]
更多
学科主题
筛选
浏览/检索结果:
共16条,第1-10条
帮助
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
题名升序
题名降序
提交时间升序
提交时间降序
作者升序
作者降序
发表日期升序
发表日期降序
Design of a Compact Superconducting RSFQ Register File
期刊论文
OAI收割
IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS, 2023, 页码: 8
作者:
Zhang, Kuozhong
;
Zhang, Zhimin
;
Tang, Guangming
;
Ye, Xiaochun
  |  
收藏
  |  
浏览/下载:6/0
  |  
提交时间:2023/12/04
Registers
Clocks
Josephson junctions
Power transmission lines
Logic gates
Decoding
Program processors
RSFQ
register file
superconducting digital circuit
A reconfigurable computing architecture for 5G communication
期刊论文
OAI收割
Journal of Central South University, 2019, 期号: 0, 页码: 0
作者:
GUO Yang
;
LIU Zi-Jun
;
YANG Lei
;
LI Huan
;
WANG Dong-Lin
  |  
收藏
  |  
浏览/下载:85/0
  |  
提交时间:2019/07/11
5g
Instruction Set
Register File
Code Compression
Throughput
Power Consumption.
A Distributed Register File Architecture Based on Dynamic Scheduling for VLIW Machine
会议论文
OAI收割
北京, 2018-6
作者:
Yang Guo
;
Donglin Wang
;
Zijun Liu
;
Hongyu Meng
  |  
收藏
  |  
浏览/下载:20/0
  |  
提交时间:2019/05/10
CRAT: Enabling Coordinated Register Allocation and Thread-Level Parallelism Optimization for GPUs
期刊论文
OAI收割
IEEE TRANSACTIONS ON COMPUTERS, 2018, 卷号: 67, 期号: 6, 页码: 890-897
作者:
Xie, Xiaolong
;
Liang, Yun
;
Li, Xiuhong
;
Wu, Yudong
;
Sun, Guangyu
  |  
收藏
  |  
浏览/下载:36/0
  |  
提交时间:2019/12/10
GPGPU
memory hierarchy
compilers
A Self-Indexed Register File for Efficient Arithmetical Computing Hardware
会议论文
OAI收割
UK, 2017-10
作者:
Lei Yang
;
Shaolin Xie
;
Zijun Liu
;
Xueliang Du
;
DongLin Wang
  |  
收藏
  |  
浏览/下载:28/0
  |  
提交时间:2018/05/07
Register File
Arithmetical Computing
Energy Efficient
基于低摆幅策略的低功耗多端口寄存器文件设计
期刊论文
OAI收割
Journal of Semiconductors, 2012, 卷号: 33, 期号: 3, 页码: 035009
作者:
闫浩
;
刘岩
;
华斯亮
  |  
收藏
  |  
浏览/下载:5/0
  |  
提交时间:2021/10/18
A Low-swing Strategy in Multi-port Register File Design
会议论文
OAI收割
中国, 2012
作者:
Yan H(闫浩)
  |  
收藏
  |  
浏览/下载:2/0
  |  
提交时间:2021/09/30
OWARE: OPERAND WIDTH AWARE REDUNDANT EXECUTION FOR WHOLE-PROCESSOR ERROR DETECTION
期刊论文
OAI收割
INTELLIGENT AUTOMATION AND SOFT COMPUTING, 2011, 卷号: 17, 期号: 6, 页码: 771-780
作者:
Hu, Yu
;
Chen, Zhongliang
;
Li, Xiaowei
  |  
收藏
  |  
浏览/下载:7/0
  |  
提交时间:2019/12/16
narrow-width value
sphere of replication
data-level redundancy
instruction-level redundancy
A Low-swing Strategy in Multi-port Register File Design
会议论文
OAI收割
中国, 2011
作者:
Yan H(闫浩)
  |  
收藏
  |  
浏览/下载:1/0
  |  
提交时间:2021/09/29
VFSim: Concurrent fault simulation at register transfer level
期刊论文
OAI收割
JOURNAL OF COMPUTER SCIENCE AND TECHNOLOGY, 2005, 卷号: 20, 期号: 2, 页码: 175-186
作者:
Shen, L
  |  
收藏
  |  
浏览/下载:15/0
  |  
提交时间:2019/12/16
high-level testing
Verilog
RTL
circuit modeling
fault model
concurrent fault simulation