基于FPGA高速并行FFT处理器设计与实现
文献类型:期刊论文
作者 | 毕欣![]() ![]() |
刊名 | 仪器仪表学报
![]() |
出版日期 | 2009 |
卷号 | 30期号:S页码:156-159 |
关键词 | 快速傅立叶变换 蝶形单元 并行存储 可编程逻辑门阵列 |
ISSN号 | 0254-3087 |
产权排序 | 1 |
英文摘要 | 在研究快速傅里叶变换(FFT)算法的基础上,根据FPGA性能高、灵活性强、速度快的特点,提出了高效的基4-FFT处理器的实现方法。数据存储采用分块存储的方法,大大提高了存取速度。数据寻址采用新型的地址产生方法,可并行产生所需数据地址。同时,在蝶形单元的设计中很好的将并行运算技术和流水线技术相结合了起来,又进一步提高了运算速度。测试结果表明,时钟在50MHz时完成1024点FFT的时间为25.6μs,满足了应用实时性的要求。 |
语种 | 中文 |
公开日期 | 2010-11-29 |
源URL | [http://210.72.131.170//handle/173321/6093] ![]() |
专题 | 沈阳自动化研究所_自动化系统研究室 |
作者单位 | 1.铁岭市公路设计院 2.中国科学院研究生院 3.中国科学院沈阳自动化研究所工业信息学重点实验室 |
推荐引用方式 GB/T 7714 | 毕欣,曹云侠,海洋,等. 基于FPGA高速并行FFT处理器设计与实现[J]. 仪器仪表学报,2009,30(S):156-159. |
APA | 毕欣,曹云侠,海洋,&杜彬.(2009).基于FPGA高速并行FFT处理器设计与实现.仪器仪表学报,30(S),156-159. |
MLA | 毕欣,et al."基于FPGA高速并行FFT处理器设计与实现".仪器仪表学报 30.S(2009):156-159. |
入库方式: OAI收割
来源:沈阳自动化研究所
浏览0
下载0
收藏0
其他版本
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。