中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
首页
机构
成果
学者
登录
注册
登陆
×
验证码:
换一张
忘记密码?
记住我
×
校外用户登录
CAS IR Grid
机构
国家授时中心 [6]
长春光学精密机械与物... [1]
高能物理研究所 [1]
采集方式
OAI收割 [8]
内容类型
会议论文 [6]
学位论文 [1]
期刊论文 [1]
发表日期
2014 [1]
2010 [1]
2009 [2]
2008 [2]
2005 [2]
学科主题
核技术及应用 [1]
筛选
浏览/检索结果:
共8条,第1-8条
帮助
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
题名升序
题名降序
提交时间升序
提交时间降序
作者升序
作者降序
发表日期升序
发表日期降序
基于FPGA的多通道高分辨率时间数字转换系统设计
期刊论文
OAI收割
电子测量与仪器学报, 2014, 期号: 6, 页码: 664-669
作者:
王飞
;
王飞
收藏
  |  
浏览/下载:27/0
  |  
提交时间:2015/04/17
多通道时间测量
FPGA实现
时钟脉冲计数
时间数字转换
博士论文-CSNS/RCS射频数字化低电平控制技术研究
学位论文
OAI收割
博士, 北京: 中国科学院研究生院, 2010
作者:
邱颖伟
收藏
  |  
浏览/下载:10/0
  |  
提交时间:2015/10/12
中国散裂中子源
快循环同步加速器
LLRF控制系统
FPGA数字实现
基于FPGA的小数分频法的研究与设计
会议论文
OAI收割
第十九届测控、计量、仪器仪表学术年会, 中国广西桂林, 2009
常兴旺
;
李孝辉
;
王玉兰
;
蔡成林
收藏
  |  
浏览/下载:13/0
  |  
提交时间:2012/10/19
FPGA
仿真
分频器
Verilog-HDL|Abstract
在数字逻辑电路设计中
分频器是一种基本电路。本文提出了一种分频系数为小数的分频器设计的方法
利用Verilog编程
在Xilinx7.1i平台上实现综合和仿真
并在开发板上得以实现。
罗兰C接收机自适应双频陷波技术研究
会议论文
OAI收割
第三届全国虚拟仪器大会, 中国广西桂林, 2008-12-01
李实锋
;
华宇
;
徐永亮
收藏
  |  
浏览/下载:26/0
  |  
提交时间:2012/10/19
罗兰C
自适应陷波器
LMS算法
直接数字频率合成器
窄带干扰|Abstract
主要在分析窄带干扰对罗兰C接收机跟踪点影响的基础之上
针对目前的罗兰C接收使用传统的模拟技术抑制窄带干扰方面的缺陷
提出了基于LMS算法(最下均方准则)和DDS算法(直接数字频率合成)的自适应双频陷波算法
并且基于FPGA实现了此陷波器的设计。实验结果表明
此自适应双频陷波器能够很好的消除罗兰C接收机中的两个很强的窄带干扰
进而在很大程度上提高接收机的抗干扰性能
从而为实现罗兰C接收机的全数字化奠定了基础。
基于FPGA的数字锁相环设计
会议论文
OAI收割
2005年全国时间频率学术交流会, 中国西安, 2005
李小飞
收藏
  |  
浏览/下载:12/0
  |  
提交时间:2012/10/19
数字锁相环
Verilog
FPGA
同步|Abstract
本文介绍了数字锁相环的基本工作原理。研究了在数字锁相的基础上实现获取与外标频率同相的编程可变的频率的方法。同时
利用Verilog语言完成了该研究的基于FPGA芯片的设计实现
并对结果进行了仿真。