中国科学院机构知识库网格
Chinese Academy of Sciences Institutional Repositories Grid
首页
机构
成果
学者
登录
注册
登陆
×
验证码:
换一张
忘记密码?
记住我
×
校外用户登录
CAS IR Grid
机构
计算技术研究所 [2]
国家空间科学中心 [2]
长春光学精密机械与物... [2]
微电子研究所 [2]
电子学研究所 [1]
沈阳自动化研究所 [1]
更多
采集方式
OAI收割 [10]
内容类型
期刊论文 [6]
学位论文 [3]
专利 [1]
发表日期
2017 [1]
2014 [1]
2012 [2]
2009 [1]
2008 [1]
2007 [1]
更多
学科主题
空间技术 [2]
计算机软件 [1]
筛选
浏览/检索结果:
共10条,第1-10条
帮助
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
提交时间升序
提交时间降序
发表日期升序
发表日期降序
题名升序
题名降序
作者升序
作者降序
一款深亚微米射频SoC芯片的后端设计与实现
期刊论文
OAI收割
微处理机, 2017, 期号: 6, 页码: 1-6
作者:
张超
;
刘铁锋
;
张志鹏
  |  
收藏
  |  
浏览/下载:38/0
  |  
提交时间:2018/01/25
片上系统芯片
后端布局
多时钟设计
时钟生成
后端流程
供电设计
基于FPGA的多通道高分辨率时间数字转换系统设计
期刊论文
OAI收割
电子测量与仪器学报, 2014, 期号: 6, 页码: 664-669
作者:
王飞
;
王飞
收藏
  |  
浏览/下载:20/0
  |  
提交时间:2015/04/17
多通道时间测量
FPGA实现
时钟脉冲计数
时间数字转换
基于FPGA的异步FIFO设计与实现
期刊论文
OAI收割
聊城大学学报(自然科学版), 2012, 期号: 03, 页码: 79-84
作者:
张振东
;
王伟国
收藏
  |  
浏览/下载:13/0
  |  
提交时间:2013/03/11
多时钟
异步fifo
verilog HDL
格雷码
多时钟域SOC的扫描测试设计及实现
学位论文
OAI收割
北京: 中国科学院研究生院, 2012
作者:
高国重
  |  
收藏
  |  
浏览/下载:8/0
  |  
提交时间:2012/07/03
SpaceWire Codec接收端FPGA时序设
期刊论文
OAI收割
微计算机信息, 2009, 卷号: 25, 期号: 2, 页码: 178-179,198
唐萍
;
李慧军
收藏
  |  
浏览/下载:33/0
  |  
提交时间:2014/04/30
FPGA
SpaceWire Codec
复位
DS解码
多时钟域设计
SpaceWireCodec以及相关IP核设计与实现
学位论文
OAI收割
硕士: 中国科学院研究生院, 2008
唐萍
收藏
  |  
浏览/下载:19/0
  |  
提交时间:2014/04/30
星载数据传输网络
SpaceWire
SpaceWire Codec
FPGA
DS 编解码
多时钟
一款低功耗异步FIFO的设计与实现
期刊论文
OAI收割
电子器件, 2007, 卷号: 30, 期号: 3, 页码: 3,962_964
作者:
杜波
;
张英武
;
袁国顺
  |  
收藏
  |  
浏览/下载:8/0
  |  
提交时间:2010/05/26
异步fifo
低功耗设计
门控时钟
格雷码
位线分割
星载SAR数据形成器处理算法在FPGA中的实现及测试
学位论文
OAI收割
硕士, 电子学研究所: 中国科学院电子学研究所, 2006
张国星
收藏
  |  
浏览/下载:17/0
  |  
提交时间:2011/07/19
数据形成器
FPGA
验证
亚稳态
多时钟域
ADC有效位数
SoC设计中的扫描测试技术
期刊论文
OAI收割
计算机辅助设计与图形学学报, 2005, 卷号: 17, 期号: 12
作者:
张伸
;
李晓维
;
张志敏
;
徐勇军
  |  
收藏
  |  
浏览/下载:5/0
  |  
提交时间:2010/11/23
Soc
可测试性设计
扫描设计
层次化设计方法
一种片上系统设计中的复位电路设计方法
专利
OAI收割
专利号: CN200610012046.0, 公开日期: 2007-12-05
作者:
吴斌
;
周玉梅
;
黑勇
  |  
收藏
  |  
浏览/下载:1/0
  |  
提交时间:2010/11/26